Ø 1槽1个VITA66.1连接器;
Ø 2~6,8~12槽,每槽分别有2个VITA66.1连接器;
Ø VITA46.0标准电源输入,M4接线端子;
Ø P0符合VITA46.0规范;
Ø P0有2路I2C控制通道实现菊花链互连;
Ø P2 :1~5,8~12槽,每槽分别有2路8X PCIe实现互连;
Ø P1: 1~5,8~12槽,每槽分别有2路4x GTH 或 4x SRIO与交换6和7槽互连;
Ø P4:1~5,8~12槽,每槽分别有2路1000 BASE-X,与交换6和7槽互连;
Ø 数字I/O:1槽与对外插座J30J-100ZKN8P25-J互连;
Ø 6槽P5、P6与对外插座HSJ-16ZKN5P分别有2路1000 BASE-T互连;
Ø 对外差分信号:1槽P3 32对PMC,P4 20对XMC与对外插座J30J-144ZKN8P25-J互连;
Ø 外部时钟通过1个SMA输入6槽P4,经驱动转差分后,从6槽P2,P3,P4输出,分别接到1~5,8~12槽P4;
Ø 外部定时(差分)信号经过J30J-100ZKN8P25-J输入7槽P4,经驱动后,从7槽P2,P3,P4输出,分别接到1~5,8~12槽P4;
Ø 1槽P4输出两个测试信号到SMA;
Ø P0的两路辅助时钟通道可用于系统定时信号的传输。